Автоматизация сбора и первичной обработки информации
56 Блок-схема ПНК последовательного счета приведена на рис. 3.50, а пример функциональной схемы – на рис. 3.51. В начальный момент компаратор подключает тактовую частоту С х к реверсивному счетчику, работающему в режиме суммирования, а в моменты времени U ПКН = U вх он переключается в режим вычитания (рис. 3.52). Скорость изменения входного сигнала ограничивается быстродействием ПНК (рис. 3.53). Рис. 3.50 Рис. 3.51 При ее увеличении больше критического значения (область II на рис. 3.53), преобразователь выходит из рабочего режима (область I). Это следует из условия недопустимости превышения уровня динамической погрешности величины ЕМР, поскольку за период следования тактовой частоты показания реверсивного счетчика изменяются лишь на единицу, добавка которой увеличивает или уменьшает напряжение на выходе ПКН, входящего для организации следящей обратной связи в состав рассматриваемого ПНК, на величину, соответствующую значению ЕМР. Рис. 3.52 Рис. 3.53 Таким образом, ПНК цифроследящего типа непрерывно «отслеживает» изменение входного напряжения, т.е. в отличие от преобразователя последовательного счета здесь преобразование в установившемся режиме заканчивается через один такт. Следовательно, если вх max max 2 T n dU U T dt , то окончательно: max вх max 1 1 0.1 1 4 2 0.1 1 4 n T T U F N f dU F f dt . Нетрудно заметить, что для ПНК цифроследящего типа при тех же n = 10, Δ f = 10 Гц необходимая тактовая частота оказывается на несколько порядков ниже: F Т = 4 кГц. Однако следует помнить, что этот выигрыш можно получить лишь в одноканальной измерительной схеме, когда преобразователь находится постоянно в режиме слежения. Реверси вный счетчи ЦАП U вх С х U в С х U П k Реверсивный счетчик ПКН D n D D 2 2 2 n C C U вх U I II III t t
Made with FlippingBook
RkJQdWJsaXNoZXIy MTY0OTYy