Разработка и отладка программного обеспечения микропроцессорных систем обработки информации
РОНы "Ж" РК MV1 в \ Память 2 ХВД н L .4Л fin ША ^ 1000 ^ 1001 PC 4000 И MVIB 01Н 01Н Рис. 6 Здесь цепочка действий 1 - 2 является первым машинным циклом, цепочка действий3 - 4 является вторым машинным циклом, цепочка действий5 - 6 является третьим машинным циклом. Следует отметить, что команде MVIМ должна предшествовать команда загрузки адреса памяти в регистровую Н-пару. в) Загрузка регистровой пары непосредственная LXI гр ДАРШЫЕ. Комментарий: <В2> гр (мл. байт), <Вз> —> (ст. байт). Здесь гр - это В-пара, D-napa, Н-пара, регистры В^ D, Н - старшие байты пар; регистры С, Е, L - младшие байты пар. С помощью этой команды в 16-разрядную пару регистров заносятся данные, содержащиеся во втором и третьем байтах команды. Это 3-байтовая команда, для выполнения которой необходимы 3 машинных цикла. ПАМЯТЬ LXI гр мл. байт ДАННЫХ ст. байт ДАННЫХ 26
Made with FlippingBook
RkJQdWJsaXNoZXIy MTY0OTYy