Разработка и отладка программного обеспечения микропроцессорных систем обработки информации
Рsous high time — Psout low time ~ где Trt - входной период RTCC; N - значение счетчика делителя (2,4^ 256). В этом случае требованш к входному сигналу можно выразить так: 2 tosc+20 НС или Г„ > (4tosc + 40 нс)/Л?. Когда используется предварительный делитель, низкий и высокий уровень сигнала на его входе должны быть не менее 10 не. Таким образом, общие требования к внешнему сигналу, когда делитель подключен, таковы; Тгг= RTCC period > (4tosc + 40 hc)/N; Trth = RTCC high time > 10 не; J'rti = RTCC low time > 10 не. Так как выход предварительного делителя синхронизируется внутренним сигналом тактовой частоты, то существует небольшая задержка между появлением фронта внешнего сигнала и временем фактического инкремента RTCC. Эта задерзкка находится в диапазоне между 3tosc и 7tosc. Таким образом, измерение интервала между событиями будет выполнено с точностью 4tosc (± 400 не при использовании кварцевого резонатора на 10 МГц). Встроенный предварительный делитель частоты Один и тот же 8-битовый счетчик может быть включен либо перед RTCC, либо после сторожевого таймера. Отметим, что делитель работает только с одним из этих устройств. Важно отметить, если делитель работает с RTCC, это значит, что в данный момент он не работает со сторожевым таймером,и наоборот. Биты PSA и PS0 - PS2 в регистре OPTION определяют, с каким устройством работаег делитель и настройку коэффициента деления, Когда делитель под!Слючен к RTCC, все команды, которые записывают в RTCC]! 123
Made with FlippingBook
RkJQdWJsaXNoZXIy MTY0OTYy